大家好,欢迎来到IT知识分享网。
目录
一 芯片概况
RTL8211典型应用框图遵寻物理层(MAC)➡️数据链路层(PHY)➡️变压器➡️RJ45的以太网基本传输框架。MAC到PHY芯片传输协议使用RGMll,协议定义如下:
二芯片详析
2.1引脚分配
2.2芯片电源
| 引脚编号 | 引脚名称 | 引脚类型 | 引脚描述 |
| 29 | DVDD33 |
P |
数字非RGMII I/O电源。3.3V |
| 28 | DVDD_RG | P | 数字RGMII I/O电源。 |
| 21 | DVDD10 | P | 在硬件配置(外部电源模式)期间拉高CFG_EXT引脚时,将此引脚连接到3.3/2.5/1.8/1.5V RGMII I/O焊盘的外部电源 |
| 11,40 | AVDD33 | P | 数字核电1.0V |
| 3,8,38 | AVDD10 | P | 模拟电源1.0V |
| 41 | GND | G | 地 |
上电时序图
Rt1:3.3V上电时间 0.5~100ms
Rt3:核电准备时间,最小45ms
Rt4:内部LDO准备时间,最小1.5ms
Rt2:3.3V关断时间,最小100ms
内部LDO为为IO引脚提供2.5/1.8/1.5V电
芯片总体上电时序为3.3V-1.0V-内部LDO,下电顺序几乎可同步。
2.3芯片时钟
手册推荐外加25MHz晶振,然后通过芯片内部时钟锁相环将其倍频至25/125MHz与MAC端交流。
2.4引脚定义
2.4.1 收发器接口(与变压器相连)
MDIP0/MDIN0、MDIP1/MDIN1、MDIP2/MDIN2、MDIP3/MDIN3四对以太网收发器接口,其中0、1通道合并使用可提供10/100M以太网,0、1、2、3通道合并使用可提供1000M以太网。
免责声明:本站所有文章内容,图片,视频等均是来源于用户投稿和互联网及文摘转载整编而成,不代表本站观点,不承担相关法律责任。其著作权各归其原作者或其出版社所有。如发现本站有涉嫌抄袭侵权/违法违规的内容,侵犯到您的权益,请在线联系站长,一经查实,本站将立刻删除。 本文来自网络,若有侵权,请联系删除,如若转载,请注明出处:https://haidsoft.com/116600.html



