MOS 晶体管的基础知识

MOS 晶体管的基础知识MOS 晶体管正在按比例缩小 以最大限度地提高其在集成电路内的封装密度 这导致氧化层厚度的减少 进而降低了 MOS 器件的阈值电压 在较低的阈值电压下 泄漏电流变得很大 并有助于功耗 这就是为什么我们必须了解 MOS 晶体管中各种类型的泄漏

大家好,欢迎来到IT知识分享网。

MOS 晶体管正在按比例缩小,以最大限度地提高其在集成电路内的封装密度。这导致氧化层厚度的减少,进而降低了 MOS 器件的阈值电压。在较低的阈值电压下,泄漏电流变得很大,并有助于功耗。这就是为什么我们必须了解 MOS 晶体管中各种类型的泄漏电流的原因。

在我们尝试了解各种漏电流组件之前,让我们先重新回顾一下 MOS 晶体管的核心概念。这将有助于我们更好地了解该主题。

重新审视 MOS 晶体管结构

MOS晶体管结构由金属、氧化物和半导体结构(因此,MOS)组成。

考虑具有 p 衬底和 n+ 扩散阱作为漏极和源极端子的 NMOS 晶体管。氧化层由SiO 2制成并生长在漏极和源极之间的沟道上。栅极端子由n+掺杂的多晶硅或铝制成。

MOS 晶体管的基础知识

在无偏置条件下,漏极/源极和衬底界面处的 pn 结是反向偏置的。晶体管的能带图如图2所示。

MOS 晶体管的基础知识

图 2. 无偏 NMOS 晶体管的能带图

如您所见,金属、氧化物和半导体的费米能级相互对齐。由于氧化物-半导体界面处的电压降,Si 能带存在弯曲。内建电场的方向是从金属到氧化物再到半导体,电压降的方向与电场的方向相反。

这种电压降是由于金属和半导体之间的功函数差异而发生的(部分电压降发生在氧化物上,其余部分发生在 Si-SiO 2界面上)。功函数是电子从费米能级逃逸到自由空间所需的能量。

积累

接下来,假设栅极有负电压,源极的漏极和衬底接地。由于负电压,基板中的空穴(多数载流子)被吸引到表面。这种现象称为积累。衬底中的少数载流子(电子)被推回深处。对应的能带图如下。

MOS 晶体管的基础知识

图 3.栅极端负电压 NMOS 晶体管的能带图

由于电场的方向是从半导体到氧化物再到金属,所以能带向相反方向弯曲。此外,请注意费米能级的变化。

耗尽和耗尽区

或者,考虑栅极电压刚好大于零。空穴被排斥回基板中,并且通道耗尽了任何移动电荷载流子。这种现象称为耗尽,并创建了比无偏条件更宽的耗尽区域。

MOS 晶体管的基础知识

图 4.NMOS 中的耗尽区

MOS 晶体管的基础知识

图 5. 图 4 所示 NMOS 耗尽区的相应能带图

由于电场是从金属到氧化物再到半导体,所以能带向下弯曲。

表面反转

如果进一步增加栅极处的正电压,则衬底中的少数载流子(电子)被吸引到沟道表面。这种现象称为表面反转,而表面刚好反转的栅极电压称为阈值电压 (V th )。

MOS 晶体管的基础知识

图 6.NMOS 晶体管的表面反转

MOS 晶体管的基础知识

图 7.图 6 所示 NMOS 晶体管的相应能带图

电子在源极和漏极之间形成一个传导通道。如果随后从零电位开始增加漏极电压,则漏极电流 (I d ) 开始在源极和漏极之间流动。能带进一步向下弯曲并在半导体-氧化物界面处弯曲。

免责声明:本站所有文章内容,图片,视频等均是来源于用户投稿和互联网及文摘转载整编而成,不代表本站观点,不承担相关法律责任。其著作权各归其原作者或其出版社所有。如发现本站有涉嫌抄袭侵权/违法违规的内容,侵犯到您的权益,请在线联系站长,一经查实,本站将立刻删除。 本文来自网络,若有侵权,请联系删除,如若转载,请注明出处:https://haidsoft.com/159284.html

(0)
上一篇 2025-01-16 16:05
下一篇 2025-01-16 16:10

相关推荐

发表回复

您的邮箱地址不会被公开。 必填项已用 * 标注

关注微信