触发器详解——(一)D触发器

触发器详解——(一)D触发器触发器是时序逻辑电路的基本单元 用来存储 1 位 2 进制信息 具有记忆和存储功能 其信息由双稳态电路来保存

大家好,欢迎来到IT知识分享网。

触发器是时序逻辑电路的基本单元,用来存储1位2进制信息,具有记忆和存储功能,其信息由双稳态电路来保存。触发器位脉冲边缘敏感器间,分为上升沿敏感和下降沿敏感。触发器的种类很多,由D触发器,J-K触发器,T触发器等。并且根据运用场景的不同,触发器还会有置位,复位,使能和选择等功能。

1、D触发器介绍

2、电路结构

3、触发器特性表

4、Verilog HDL语言描述D触发器

1位D触发器

module dff(clk,clr,rst,d,q);//clr清0,rst复位 input clk,clr,rst,d; output q; reg q; always@(posedge clk or posedge clr) begin if(clr==1'b1)q<=1'b0; else if(rst==1'b1)q<=1'b1; else q<=d; end endmodule 

测试代码

module dff_t; reg clk,rst,clr,d; wire q; initial begin clk=1'b0; forever #10 clk=~clk; end initial begin clr=1'b0; rst=1'b0; d=1'b0; #10 rst=1'b1;clr=1'b0;d=1'b0; #10 rst=1'b1;clr=1'b1;d=1'b1; #10 rst=1'b0;clr=1'b0;d=1'b1; #20 d=1'b0; #20 d=1'b1; end dff U1(.clk(clk),.clr(clr),.rst(rst),.d(d),.q(q)); endmodule 

免责声明:本站所有文章内容,图片,视频等均是来源于用户投稿和互联网及文摘转载整编而成,不代表本站观点,不承担相关法律责任。其著作权各归其原作者或其出版社所有。如发现本站有涉嫌抄袭侵权/违法违规的内容,侵犯到您的权益,请在线联系站长,一经查实,本站将立刻删除。 本文来自网络,若有侵权,请联系删除,如若转载,请注明出处:https://haidsoft.com/130166.html

(0)
上一篇 2025-08-18 22:15
下一篇 2025-08-18 22:20

相关推荐

发表回复

您的邮箱地址不会被公开。 必填项已用 * 标注

关注微信