大家好,欢迎来到IT知识分享网。
74HC165使用说明
74HC165简介
74HC165引脚及功能
74HC165是一个8位并行输入串行输出移位寄存器。它有16个引脚,其引脚图如下所示:
Symbol | Pin | Description |
---|---|---|
/PL | 1 | 并行输入控制(低电平有效) |
CP | 2 | 时钟信号输入(上升沿触发) |
/Q7 | 7 | 互补串行输出 |
GND | 8 | 接地 |
Q7 | 9 | 串行输出 |
DS | 10 | 串行输入 |
D0-D7 | 11,12,13,14,3,4,5,6 | 并行输入 |
/CE | 15 | 时钟使能(低电平有效) |
VCC | 16 | 电源 |
74HC165控制
控制时序图
采样(PL 低)
当PL为低电平时,移位寄存器处于采样状态:它读取引脚D0…D7 并存储它们。从D0到D7口输入的并行数据将被异步地读取进寄存器内,它还在Q7引脚中输出D7的值(因此Q7 == D7)。
换档(PL高电平)
当PL为高电平时,移位寄存器处于采样状态。它保留了从输入中读取的值,并允许您通过Q7引脚一次读取一位。您可以通过脉冲CP(串行时钟)上升沿来读取下一位,依次读取D7-D0的数据。
串行输入(级联)
以DS串行输入为信号源,PL为高电平,每一次时钟上升沿,输出寄存器Q0~Q7的数据向高位移动一位,DS的数据替代原本Q0的数据,Q7原本的数据溢出。
因此可以利用此特性作级联,将另一74HC165的串行输出口Q7与此74HC165的串行输入口DS相连。两个移位寄存器同时进行并行装载,然后同时进行串行输出。因为PL为高电平,当Q7溢出后,新的Q0信号来自于上一个移位寄存器的Q7信号。
免责声明:本站所有文章内容,图片,视频等均是来源于用户投稿和互联网及文摘转载整编而成,不代表本站观点,不承担相关法律责任。其著作权各归其原作者或其出版社所有。如发现本站有涉嫌抄袭侵权/违法违规的内容,侵犯到您的权益,请在线联系站长,一经查实,本站将立刻删除。 本文来自网络,若有侵权,请联系删除,如若转载,请注明出处:https://haidsoft.com/130557.html