大家好,欢迎来到IT知识分享网。
vitis是xilinx出品的一套框架,它和vivado有很大不同:
1 vitis即可以用c、c++高级语言也可以使用verilog等硬件语言实现硬件逻辑,vivado只能使用verilog和vhdl等
2 vitis开发基于一套“平台”(实际上是创建的一个platform),vivado需要自己搭建一套平台
3 vitis有一套c、c++编译的标准库和语法,vivado不需要
4 vitis提出kernel的概念(*.xo),使用AXI、AXI lite4 、AXIS三种接口通讯,分别和verilog相关的概念对应
5 vitis为了避免不同时钟差异,一个内核只能用一种时钟,甚至一个工程内部多个内核也用一个时钟,vivado没有限制
6 vitis通过dataflow、unroll、pipeline、task等方式解决并发问题,vivado需要开发者自己控制
7 vitis和vivado对ram访问有相同的限制,vitis通过array*相关的宏对ram变量进行分割、重组、位宽管理,达到最优化效果
8 vitis对AXI访问全局内存采用“突发”的方式,即通过实现一个fifo缓存、组合请求,达到优化效果
免责声明:本站所有文章内容,图片,视频等均是来源于用户投稿和互联网及文摘转载整编而成,不代表本站观点,不承担相关法律责任。其著作权各归其原作者或其出版社所有。如发现本站有涉嫌抄袭侵权/违法违规的内容,侵犯到您的权益,请在线联系站长,一经查实,本站将立刻删除。 本文来自网络,若有侵权,请联系删除,如若转载,请注明出处:https://haidsoft.com/109793.html